Адміністрація вирішила продати даний сайт. За детальною інформацією звертайтесь за адресою: rozrahu@gmail.com

Інформація про навчальний заклад

ВУЗ:
Національний університет Львівська політехніка
Інститут:
Не вказано
Факультет:
Не вказано
Кафедра:
Кафедра ЕОМ

Інформація про роботу

Рік:
2004
Тип роботи:
Звіт
Предмет:
Теорія і проектування комп’ютерних систем
Група:
КСМ-52

Частина тексту файла

МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ “ЛЬВІВСЬКА ПОЛІТЕХНІКА” Кафедра ЕОМ  Теорія і проектування комп’ютерних систем. Звіт по лабораторній роботі №4. “Синтез простого пристрою за допомогою пакету Sinplify.” ЛЬВІВ – 2004 Мета роботи: Викорастовуючи VHDL-код розробленого у проведених раніше лабораторних роботах пристрою синтезувати Спеціалізовану Велику Інтегральну Схему (СВІС) на основі Програмованих Логічних Інтегрованих Схем (ПЛІС) різних фірм-виробників.  Результати роботи:  Рис. 1. Схема суматора створена за допомогою пакету Synplify. Результати синтезу кристалу фірми Xilinx  (Target: 4000XLA 4013xlabg256-07) Performance Summary ******************* Worst slack in design: 3.246 Requested Estimated Requested Estimated Clock Starting Clock Frequency Frequency Period Period Slack Type --------------------------------------------------------------------------------------------- CLK 100.0 MHz 148.1 MHz 10.000 6.754 3.246 inferred I/O Register bits: 0 Register bits not including I/Os: 36 Logic Mapping Summary: FMAPs: 12 of 1152 (2%) HMAPs: 0 of 576 (0%) Total packed CLBs: 18 of 576 (4%) (Packed CLBs is determined by the larger of three quantities: Registers / 2, HMAPs, or FMAPs / 2.) Для наведеного прикладу частота складає 148.1MHz, затрати обладняння 18 CLB. Результати синтезу кристалу фірми Altera  (Target: FLEX10K EPF10K10A TC100 -1) Performance Summary ******************* Worst slack in design: -0.880 Requested Estimated Requested Estimated Clock Starting Clock Frequency Frequency Period Period Slack Type ---------------------------------------------------------------------------------------------- CLK 100.0 MHz 91.9 MHz 10.000 10.880 -0.880 inferred ======================================================================= Logic resources: 37 LCs of 576 ( 6%) Number of Nets: 89 Number of Inputs: 205 Register bits: 36 EABs: 0 (0% of 3) I/O cells: 38 Для наведеного прикладу частота складає 91.9MHz, затрати обладняння 37 LCs. Висновок: Виконуючи дану лабораторну роботу я синтезував Спеціалізовану Велику Інтегральну Схему (СВІС) на основі Програмованих Логічних Інтегрованих Схем (ПЛІС) різних фірм-виробників (Xilinx i Altera ).
Антиботан аватар за замовчуванням

31.03.2013 15:03

Коментарі

Ви не можете залишити коментар. Для цього, будь ласка, увійдіть або зареєструйтесь.

Завантаження файлу

Якщо Ви маєте на своєму комп'ютері файли, пов'язані з навчанням( розрахункові, лабораторні, практичні, контрольні роботи та інше...), і Вам не шкода ними поділитись - то скористайтесь формою для завантаження файлу, попередньо заархівувавши все в архів .rar або .zip розміром до 100мб, і до нього невдовзі отримають доступ студенти всієї України! Ви отримаєте грошову винагороду в кінці місяця, якщо станете одним з трьох переможців!
Стань активним учасником руху antibotan!
Поділись актуальною інформацією,
і отримай привілеї у користуванні архівом! Детальніше

Оголошення від адміністратора

Антиботан аватар за замовчуванням

пропонує роботу

Admin

26.02.2019 12:38

Привіт усім учасникам нашого порталу! Хороші новини - з‘явилась можливість кожному заробити на своїх знаннях та вміннях. Тепер Ви можете продавати свої роботи на сайті заробляючи кошти, рейтинг і довіру користувачів. Потрібно завантажити роботу, вказати ціну і додати один інформативний скріншот з деякими частинами виконаних завдань. Навіть одна якісна і всім необхідна робота може продатися сотні разів. «Головою заробляти» продуктивніше ніж руками! :-)

Новини